HDLによるPLD設計の実際 回路図からHDLへの変換 ディジタル時計の

VHDL 言語による回路設計について,前号の特集では基礎を解説しました.今回はその実践
編として,FPGA /PLD の回路を VHDL で記述して動作させてみます.
前半はチュートリアルとして,VHDL による FPGA /PLD 回路設計の全体の流れを,設計ツー
ルの使い方を示しながら具体的に解説します.回路図で設計された回路と,HDL で設計された
回路の比較も行います.
後半は,設計事例編です.HDL ビギナの方でも動作を完全に理解できるように,比
較的小規模な回路で構成できる
「ディジタル時計」と「電圧計」を題材にしました.
設計した回路の VHDL ソース・コードは,すべて誌面に掲載しています.
動作する回路の HDL コードを見ることは,HDL 設計技術習得のいちば
んの近道です.また,付属 CD-ROM にも収録していますので,
実際にシミュレーションしてみたり,モディフ
ァイしてみてください.
第1章
HDL
第 2 章による PLD 設計の実際
−非同期シリアル通信ユニットを例に
第1章
第3章
第2章
第4章
第 1 章HDL への変換
回路図から
第3章
−着メロ演奏回路を VHDL で記述し直す
第2章
第4章
第1章
第3章
第2章
第4章
ディジタル時計の製作
第3章
第4章
低消費電力 PLD を使った電圧計の製作