nanoToolBox™ ™ for Virtuoso™ Solve custom layout issues quickly and predictably. Micrologicの MicrologicのnanoToolBoxは nanoToolBoxはレイアウトに レイアウトに関わるストレ わるストレ スを削減し 削減し、スケジュールの スケジュールの遅れやルール れや ルールの ルール の未適用 といった危険 といった危険な 危険な事態から 事態からプロジェクト からプロジェクトを プロジェクトを守ります。 ります。 nanoToolBoxをはVirtuoso™にプラグインすることでデ ザ イ ン ・ ル ー ル 検 証 (DRC), 信 頼 性 検 証 (Reliability Verification - RV),接続性検証(LVS)のチェック機能が 追加使用できるようになります。 レイアウト作業のチェック、情報提供、案内を常に 行って注意することで、最小の作業時間でサインオフ 完了のレイアウトに収束することを可能にします。 近年のICテクノロジ・ルールは以前によりも更に複雑 になり、人間の頭ではレイアウトエンジニアが必要な 全てのデザイン・ルール・マニュアルの情報を、記憶 したり思い出したりすることは不可能です。その結果、 レイアウトは過度に用心深くなってチップ面積を無駄 にしたり、間違いを含んだりします。完成したレイアウ ト内の問題を、他の問題を起こさずに修正することは 非常に困難 で、サインオフ・チェッ クで見つ か っ た DRC,RV,LVS違反の修正で無駄になる時間は相当な ものになるでしょう。 間違いなく、予測不可能です。 最悪なことに、違反は恐らくプロジェクトのスケジュー ルの余裕を削り、そのためチップを失敗する危険が 増加します。 nanoToolboxの導入によって、状況は反転し、あなた はサインオフ可能なレイアウトを素早く、効率的に作 ることができるようになります。 サインオフによって挙 げられる問題点は、包括的に取り扱われた結果故に、 少量でしょう。 サインオフへの人もライセンスも減らす ことができ、再度集中すべき点である、勝利するデザ インを作成することを可能にするでしょう。 nanoToolBoxはnanoDRC、nanoRVとnanoLVS.を含 nanoToolBox んでいます。 nanoDRCはデザイン・ルール違反をオン オン・ nanoDRC オン・ ザ ・ フラ イで見つけることができます。アドバイスのための ガイド表示と、独自の強力なDRCエンジンが、サ イン・オフ検証に先手を打ちます。nanoDRCはいか なるサイズのデザインでも素早く実行することが可 能で、最新のテクノロジーの複雑なルールも取り 扱うことができます。さまざまな業界標準のデザイ ンルールフォーマットを入力することが可能なので、 nanoDRCはカスタム・レイアウトの効率を劇的に向 上します。 nanoRVは近年のICテクノロジーでの信頼性につ nanoRV いての解決策に、大きな前進を提供します。インタ ラクティブな エレクトロ ・ マイ グレーション (EM) と フューズのチェックをカスタムレイアウトの作業中 フューズ に提供することで、nanoRVは信頼性についての判 断基準と検査の手法を自動化します。さまざまな フローに対応し、完全であるかどうかに関わらず、 電気的情報を取り扱うことが可能です。このツー ルは、あなたのデザインフローの次のアップグレー ドにふさわしいことでしょう。 nanoLVSは統合化された回路レイアウト内で、自 nanoLVS 動で接続のミスマッチを修正します。 nanoLVSを Virtuoso™に追加することで、イ ンタラクティブな LVS と そ の 修 正 機 能 を 得 る こ と が で き ま す 。 nanoLVS は回路のネットリストとレイアウトデータ ベースを読み込み、自動でLVSのミスマッチを修正 します。 2033 Gateway Place #500 San Jose, CA 95110 Tel: +1 408-573-6234 [email protected] www. micrologic-da.com www.synkom.co.jp/micrologic nanoToolBox™ for Virtuoso Solve custom layout issues quickly and predictably. nanoToolBox: nanoDRC ,nanoRVとnanoLVSから構成 オン・ザ・フライで動作し、バックグラウンドで流れます 28nmまでのすべてのテクノロジーをサポート Virtuoso LE/XL/GXL & OpenAccessで動作 LinuxとSun/Solarisでコンパチブルです 繰り返し無しにサインオフ・レイアウトを完了 nanoDRC: スペーシング制約をアドバイス nanoRV: 電流密度違反をマーカーで表示 nanoDRC:: オン・ザ・フライなアドバイスとDRC機能 業界標準のdeckルールを読み込み 業界標準のデータベー主を採用 アナログ、デジタル、フラット、階層、非 90°角、ベン ド、コネクティビティー・ルール etc. バイオレーション・ブラウザからクロス・プロービング 特殊な、または複雑なルールをカスタマイズ フルチップ解析のためのバッチ・モード nanoRV インタラクティブなEM,フューズ、アンテナ・チェック ワイヤ図形に自動で電流をマッピング Hspice, SpectraとEldoから結果をインポート 不十分な電気情報でも効果的に解析 異なるソースの電気データを読み込み 洗練された診断機能と違反のブラウジング Black’s, Blech等のアルゴリズムを採用 トップダウンの解析でブラックボックスをサポート オン・デマンド、マルチ・ネット解析をサポート 簡単なテクノロジー・セットアップ nanoLVS フル・レイアウトの抽出とLVS機能 デバイス・マッピングとクロス・プロービング 先進的な配線技術 設計者にやさしいLVS デバッグ・ブラウザー 解決方法の提示、自動修正 解決案と共に電気的情報も提供 nanoLVS: 最良の再配線を表示
© Copyright 2024 ExpyDoc