S1R72803F00A - エプソン

PF1191-04
S1R72803F00A
IEEE1394 LINK / トランザクションコントローラ
ary
n
i
m
eli
●SBP-2 LINK Engine搭載
●高速転送(Ultra ATA66)
●CPU、フラッシュ内蔵
Pr
■ 概 要
S1R72803F00Aは、IEEE Std 1394-1995, P1394a Draft2.1準拠のLINK/トランザクションコントローラです。
トランザクション機能の一部をハードウェア化しており、SBP-2におけるページテーブルアドレス、サイズを
セットすることで、以降のページテーブルフェッチ、データ転送を自動で行うことが可能です。
また、変換システムに必要な MPU(セイコーエプソンオリジナル 32 ビット RISC プロセッサ S1C33)
、Flash
ROM を内蔵する事から、同規格に準拠した Cable PHY Transceiver/Arbiter を付加するだけで、容易にコン
ピュータ周辺機器に最適な 1394 インタフェースを提供します。
■ 特 長
● LINK/トランザクションコントローラ
・ Asynchronous, Isochronousでの全ての双方向のデータ転送に対応
・ 内蔵SRAMにより100Mbps, 200Mbps, 400Mbps のMax Payloadまでの安定した双方向のデータ転送を実
現
・ Isochronouse Resource Managerをハードウェアにて自動検知
・ オーバヘッドによる実転送レートの低下を防ぐため、トランザクション機能の一部をハードウェア化
(専用領域を確保)
・ ヘッダ領域とデータ領域とを区別することで、上位レイヤとの通信を簡素化
・ トランザクションデータ領域は、Stream領域、ORB領域に細分化
・ 受信ヘッダ領域、受信データ領域(受信Stream領域、受信ORB領域)および送信データ領域(送信
Stream領域)にはリングバッファを採用
・ それぞれの領域のサイズを任意に設定可能
・ ハードウェアにより受信時のBusyをオートコントロール
● SBP-2 Support
SBP-2 におけるページテーブルアドレス、サイズをセットすることで、以降のページテーブルフェッチ、
データ転送を自動で行うことが可能
● PHY/LINKインタフェース
P1394aに対応
転送レート 100/200/400Mbpsに対応
アイソレーション対応(バスホルダ内蔵)
● CPU
セイコーエプソンオリジナル32ビットMicro Controller Unit内蔵。
内部Flash ROMブートおよび、外部ROMブート可能
● IDEインタフェース
PIOモード0/1/2/3/4,マルチワードDMAモード0/1/2, Ultra-DMAモード0/1/2/3/4に対応
●5Vトレラントの I/Oバッファ
● 内蔵SRAM
データパケット用:8Kバイト
MCUワーク用:8Kバイト
● 内蔵Flash ROM
64KバイトFlash ROM内蔵
● 3.3V/5.0V電源
● 184ピン フラットパッケージ(ピンピッチは0.4mm)
□ 対放射線設計は考慮しておりません。
S1R72803F00A
BHEN
XISO
LINKON
LPS
LREQ
CTL<1:0>
D<7:0>
SCLK
MonxInt
MonxWait
P20
P21
P22
P23
LPS(P35)
PD(P34)
CNA(K64)
K66
K67
■ ブロック図
XRESET
U_AD<23:0>
U_DT<15:0>
xCSREG<XCE4>
xCSBUF<XCE7>
xCSFREG<XCE5>
xCSFLS<XCE10>
xWRL
xRD
xWait
xRST
xINT(K65)
SLEEP(P33)
AD<23:00>
DT<15:00>
XCE10EX
XCE9
XCE8
XCE6
U_AD<12:0>
U_DT<7:0>
xCSREG
xCSBUF
xWRL
xRD
xWait
xRST
xINT
SLEEP
1394LINK Core
XRD
XWRL
XWRH
S1C33 Core
BCLK
XNMI
X2SPDX
ICEMD
DSIO
U_AD<14:0>
U_DT<15:0>
xCSFREG
xWRL
xRD
FLASH Controller
OSC3
OSC4
PLLC
PLLS1
PLLS0
U_AD<14:0>
U_DT<15:0>
xCS
xRD
2
P00
P01
P02
P03
P04
P05
P06
P07
P10
P11
P12
P13
P14
EA10MD2
EA10MD1
EA10MD0
Flash ROM (64KB)
HDD<15:0>
HDA<2:0>
XHCS<1:0>
XHRST
XHIOW
XHIOR
HDMARQ
XHDMACK
HIORDY
XHPDIAG
XHDASP
HINTRQ
S1R72803F00A
■ LINK CORE ブロック図
Internal packet Memory
Register
for Buffer
Buffer
Arbiter
Buffer I/F Manager
Buffer
Sequencer
AyncTx
FIFO
IDE
FIFO
IDE
信号
DMA for
TRAN&SBP2
TRAN&SBP2
Control
IDE
I/F
IsoTx
FIFO
DMA
for
ATF/
ITF/
RF
Rx
FIFO
1394
LINK&TRAN
Core
1394
PHY/LINK
I/F
PHY/LINK
制御信号
DMA
for
IDE
Register
for IDE
Register
for
TRAN&SBP2
Register
for 1394 Tx/Rx
Register
for
LINK&TRAN
Address Decoder/Data Syncronizer/Interrput Controller
Internal Cpu Access I/F
3
S1R72803F00A
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
VSS
N.C.
P21
P20
XCE10EX
XCE9
MonxWait
XCE6
HVDD
TO0
TO1
TO2
TO3
TO4
TO5
TO6
TO7
TI8
MonxInt
VSS
VSS
VSS
EXCLK_EN
LREQ
LVDD
SCLK
VSS
CNA
XISO
BHEN
CTL0
CTL1
D0
D1
D2
LVDD
D3
D4
D5
D6
D7
PD
LPS
LINKON
N.C.
LVDD
■ 端子配置図
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
EPSON
S1R72803F00A
TOP View
INDEX
LVDD
N.C.
DT0
DT1
HVDD
DT2
DT3
DT4
DT5
DT6
DT7
DT8
VSS
DT9
DT10
DT11
DT12
DT13
DT14
DT15
HVDD
XWRH
XWRL
XRD
AD0
AD1
AD2
AD3
VSS
AD4
AD5
AD6
AD7
AD8
AD9
AD10
HVDD
AD11
AD12
AD13
AD14
AD15
AD16
AD17
N.C.
VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
LVDD
N.C.
P22
P23
K66
K67
XWAIT
P00
P01
VSS
P02
P03
P04
P05
P06
P07
X2SPDX
RAMTST
VSS
PLLC
VSS
PLLS0
PLLS1
EA10MD0
EA10MD1
EA10MD2
HVDD
P14
P13
P12
P11
VSS
OSC3
N.C.
VSS
P10
DSIO
HVDD
XNMI
XRESET
ICEMD
VSS
HCLK
BCLK
N.C.
VSS
4
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
VSS
N.C.
XHRST
HDD7
HDD8
HDD6
HDD9
HDD5
HDD10
HVDD
HDD4
HDD11
HDD3
HDD12
HDD2
HDD13
HDD1
VSS
HDD14
HDD0
HDD15
HDMARQ
XHIOW
XHIOR
HIORDY
HVDD
XHDMACK
HINTRQ
HDA1
XHPDIAG
HDA0
HDA2
XHCS0
XHCS1
TVEP
VSS
XHDASP
FLSTST
AD23
AD22
AD21
AD20
AD19
AD18
N.C.
LVDD
S1R72803F00A
■ 端子説明
端子名
端子番号 I/O Reset
1394PHY インタフェース(LVDD)
D7
98
B
Hi-Z
D6
99
B
Hi-Z
D5
100
B
Hi-Z
D4
101
B
Hi-Z
D3
102
B
Hi-Z
D2
104
B
Hi-Z
D1
105
B
Hi-Z
D0
106
B
Hi-Z
CTL1
107
B
Hi-Z
CTL0
108
B
Hi-Z
LREQ
115
O
Lo
LPS
96
O
Lo
LINKON
95
I
XISO
110
I
BHEN
109
I
CNA
111
I
PD
97
O
SCLK
113
I
-
機能説明
備 考
(LSB)
PHY とのデータバス
トライステート出力
ドライブ能力 12mA
シュミット入力(バスホルダ)
(MSB)
PHY とのコントロール信号
トライステート出力ドライブ能力 12mA
シュミット入力(バスホルダ)
PHY ヘのリンクリクエスト信号
ドライブ能力 12mA
PHY へのリンクパワーステータス信号
ドライブ能力 12mA
PHY からのリンクオン信号
シュミット入力(バスホルダ)
PHY との接続を選択(LOW:Annex-J Isolarion)CMOS 入力
バスホルダイネーブル信号(HIGH:Enable)CMOS シュミット入力
Cabele Not Active
Power Down Enable
PHY からのクロック信号(49.152MHz )シュミット入力(バスホルダ)
端子名
端子番号 I/O Reset 機能説明
IDE インタフェース(LVDD,5V トレラント)
HDD15
72
B
Hi-Z (LSB)
HDD14
74
B
Hi-Z
HDD13
77
B
Hi-Z
HDD12
79
B
Hi-Z
HDD11
81
B
Hi-Z
HDD10
84
B
Hi-Z
HDD9
86
B
Hi-Z
HDD8
88
B
Hi-Z IDE データバス
HDD7
89
B
Hi-Z
HDD6
87
B
Hi-Z
HDD5
85
B
Hi-Z
HDD4
82
B
Hi-Z
HDD3
80
B
Hi-Z
HDD2
78
B
Hi-Z
HDD1
76
B
Hi-Z
HDD0
73
B
Hi-Z (MSB)
HDMARQ
71
B
Hi-Z IDE DMA リクエスト信号
XHIOW
70
B
Hi-Z IDE ライト信号
XHIOR
69
B
Hi-Z IDE リード信号
HIORDY
68
I
Hi-Z IDE IORDY 信号
XHDMACK
66
B
Hi-Z IDE DMA アクノリッジ信号
HINTRQ
65
I
IDE 割り込み信号
XHPDIAG
63
I
IDE PDIAG 信号
HDA2
61
Otr
Hi-Z (LSB)
HDA1
64
Otr
Hi-Z IDE アドレス信号
HDA0
62
Otr
Hi-Z (MSB)
XHCS1
59
Otr
Hi-Z IDE チップセレクト信号
XHCS0
60
Otr
Hi-Z IDE チップセレクト信号
XHDASP
56
I
IDE DASP 信号
XHRST
90
Otr
Hi-Z IDE リセット信号
備 考
ドライブ能力 3mA
ドライブ能力 6mA
ドライブ能力 3mA
ドライブ能力 3mA
ドライブ能力 3mA
ドライブ能力 6mA
5
S1R72803F00A
端子名
端子番号 I/O Reset
SIC33 外部インタフェース(HVDD)
AD23
54
O
AD22
53
O
AD21
52
O
AD20
51
O
AD19
50
O
AD18
49
O
AD17
44
O
AD16
43
O
AD15
42
O
AD14
41
O
AD13
40
O
AD12
39
O
AD11
38
O
AD10
36
O
AD9
35
O
AD8
34
O
AD7
33
O
AD6
32
O
AD5
31
O
AD4
30
O
AD3
28
O
AD2
27
O
AD1
26
O
AD0
25
O
DT15
20
B
DT14
19
B
DT13
18
B
DT12
17
B
DT11
16
B
DT10
15
B
DT9
14
B
DT8
12
B
DT7
11
B
DT6
10
B
DT5
9
B
DT4
8
B
DT3
7
B
DT2
6
B
DT1
4
B
DT0
3
B
P07
154
B
P06
153
B
P05
152
B
P04
151
B
SRDY(P03)
150
B
6
SCLK(P02)
149
B
SOUT(P01)
147
B
SIN(P00)
164
B
K67
K66
P23
P22
P21
P20
XCE10_EX
XCE9
144
143
142
141
136
135
134
133
I
I
B
B
B
B
O
O
機能説明
備 考
(MSB)
CPU アドレスバス
(LSB)
(MSB)
プルアップ抵抗内蔵
CPU データバス
(LSB)
汎用入出力ポート 07
汎用入出力ポート 06
汎用入出力ポート 05
汎用入出力ポート 04
シリアル I/F レディー信号入力端子
兼、汎用入出力ポート 03
シリアル I/F クロック入力端子
兼、汎用入出力ポート 02
シリアル I/F データ出力端子
兼、汎用入出力ポート 01
シリアル I/F データ入力端子
兼、汎用入出力ポート 00
プルアップ抵抗内蔵
〃
〃
〃
〃
〃
〃
〃
〃
〃
〃
〃
〃
〃
外部メモリ用エリア 10 チップイネーブル
エリア 9 チップイネーブル
S1R72803F00A
端子名
端子番号 I/O Reset
SIC33 外部インタフェース(HVDD)
XCE6
131
O
EA10M2
164
I
EA10M1
163
I
EA10M0
162
I
XWAIT
145
I
XRD
24
O
XWRH
22
O
XWRL
23
O
BCLK
182
O
SIC33 外部インタフェース(LVDD)
P14
166
B
P13
167
B
P12
168
B
P11
169
B
P10
174
B
DSIO
175
B
端子名
端子番号 I/O
クロックジェネレータ端子
OSC3
171
I
EXCLK_EN
PLLS1
PLLS0
PLLC
116
161
160
158
端子名
端子番号
その他の端子
ICEMD
179
X2PSDX
155
Reset
Reset
I
I
汎用入出力ポート 14(ICD 用)
汎用入出力ポート 13(ICD 用)
汎用入出力ポート 12(ICD 用)
汎用入出力ポート 11(ICD 用)
汎用入出力ポート 10(ICD 用)
デバッグ用シリアル入出力端子
:ICD33 との通信に使用
機能説明
機能説明
備 考
HIGH:内蔵フラッシュブートモード,LOW:外部メモリモード
HIGH 固定
〃
プルアップ抵抗内蔵
備 考
EXCLK_EN=LOW 時に入力
HIGH:内部供給,LOW:外部入力
PLL 回路は使用できません
GND に接続してください
N.C.
備 考
ハイインピーダンス制御:全出力を Hi-Z にします。プルダウン抵抗内蔵
倍速モード設定端子
HIGH:CPU クロック =BCLK × 1
LOW:CPU クロック =BCLK × 2
NMI 入力端子
イニシャルリセット
SCLK の 1/2 分周出力
FLASH テスト用端子。
実装時 HVDD に接続してください。
XNMI
XRESET
HCLK
TVEP
177
178
181
58
I
I
O
-
端子名
テスト端子
TI8
TO7
TO6
TO5
TO4
TO3
TO2
TO1
TO0
FLSTST
RAMTST
MonxWait
MonxInt
電源端子
HVDD
端子番号
I/O
Reset
121
122
123
124
125
126
127
128
129
55
156
132
120
I
O
O
O
O
O
O
O
O
I
I
O
O
-
-
P
LVDD
-
P
VSS
-
P
-
-
N.C. 端子
N.C.
エリア 6 チップイネーブル
エリア 10 ブートモード選択 2
エリア 10 ブートモード選択 1
エリア 10 ブートモード選択 0
ウエイトサイクル入力
リード信号
上位バイトライト信号
下位バイトライト信号
バスクロック信号
高速発振入力
(外部クロック入力)
CPU クロック内部供給 / 外部入力設定端子
PLL 設定端子 1
PLL 設定端子 0
PLL 用コンデンサ接続端子
I
I
I
I/O
機能説明
機能説明
備 考
シュミット入力(バスホルダ)
(MSB)
テスト用出力端子
(LSB)
内蔵 FLASH テスト端子
内蔵 SRAM テスト端子
内部ロジック xWait モニタ端子
内部ロジック xINT モニタ端子
ドライブ能力 1mA
プルダウン抵抗内蔵
プルダウン抵抗内蔵
HIGH 電源(5V)
5,21,37,67,83,130,165,176 (8 本)
LOW 電源(3.3V)
1,47,93,103,114,139 (6 本)
GND
148,157,159,170,173,180,184
13,29,46,57,75,92,112,117,118,119,138 (18 本)
2,45,48,91,94,137,140,172,183 (9 本)
7
S1R72803F00A
■ 外形寸法図
Plastic QFP 20-184 pin (S1R72803F00A)
22±0.4
20±0.1
138
93
20±0.1
22±0.4
92
139
INDEX
47
184
1.4±0.1
46
0.4
+0.05
0.16 –0.03
+0.05
0.125 –0.025
0°
10°
0.5±0.2
0.1
1.7Max.
1
1
単位:mm
本資料のご使用につきましては、次の点にご留意願います。
1. 本資料の内容については、予告なく変更することがあります。
2. 本資料の一部、または全部を弊社に無断で転載、または、複製など他の目的に使用することは堅くお断りします。
3. 本資料に掲載される応用回路、プログラム、使用方法はあくまでも参考情報であり、これらに起因する第三者の権利(工業所有権を含む)
の侵害あるいは損害の発生に対し、弊社は如何なる保証を行うものではありません。また、本資料によって第三者または弊社の工業所有
権の実施権の許諾を行うものではありません。
4. 特性表の数値の大小は、数直線上の大小関係で表しています。
5. 本資料に掲載されている製品のうち、「外国為替および外国貿易法」に定める戦略物資に該当するものについては、輸出する場合、同法
に基づく輸出許可が必要です。
6. 本資料に掲載されている製品は、一般民生用です。生命維持装置その他、きわめて高い信頼性が要求される用途を前提としていません。
よって、弊社は本(当該)製品をこれらの用途に用いた場合の如何なる責任についても負いかねます。
本製品はSilicon Storage technology, Inc.よりライセンスされたSuperFlash®テクノロジーを使用しています。
© SEIKO EPSON CORPORATION 2003
電子デバイス営業本部
IC営業技術G IC営業技術G
ED東京営業部
東京IC営業G
<西日本>
ED大阪営業部
<東海・北陸>
ED名古屋営業部
<長野>
ED長野営業部
<東北>
ED仙台営業所
■インターネットによる電子デバイスのご紹介
http://www.epsondevice.com/domcfg.nsf
<東日本>
〒191-8501 東京都日野市日野421-8
●FAX(042)587-5116
〒 541-0059 大阪市中央区博労町 3-5-1 エプソン大阪ビル 15F
☎ (06)6120-6000(代表) ●FAX(06)6120-6100
〒461-0005 名古屋市東区東桜1-10-24 栄大野ビル4F
☎ (052)953-8031(代表) ●FAX(052)953-8041
〒392-8502 長野県諏訪市大和3-3-5
☎ (0266)58-8171(直通) ●FAX(0266)58-9917
〒980-0013 宮城県仙台市青葉区花京院1-1-20 花京院スクエア19F
☎ (022)263-7975(代表) ●FAX(022)263-7990
☎ (042)587-5313(直通)
ドキュメントコード:404676104
このマニュアルは、環境にやさしい大豆油インキと
古紙100%再生紙を使用しています。
8
2001年1月作成
2003年6月改訂 H