start smarter D A T A S H E E T PADS PCB 設計ソリューション デスクトップ PCB 設計のスタンダード 特長と利点 習得しやすく、使いやすい ライブラリ管理 回路図入力 : CIS(部品情報システム) PCB 設計/解析/検証領域で実績ある テクノロジ 困難な設計課題を確実に解決 設計時間の短縮 シミュレーションと 解析 EDMD コラボレーション アーカイブ管理 制約条件管理 PCB レイアウトと 配線 PADS デスクトップ設計フロー : 包括的で使いやすく、PCB 設計のあらゆる課題に対応 概要 メンター・グラフィックスの PADS®(Personal Automated Design System)は使いやすいデスクトップ環境によって、PCB 設計者 が日々直面する課題の解決を支援し、品質の向上、作業時間の短縮、コストの削減を実現します。 PADS は、回路図入力からアナログ設計、シグナルインテグリティ(SI)とパワーインテグリティ(PI)、熱解析、配置配線、製造準 備に至るまで、PCB 開発の完全なフローを提供するソリューションです。 他の回路図ツールやレイアウトツールからの変換も容易であり、ケイデンス・デザイン・システムズ Allegro、OrCAD、図研 CADSTAR、アルティウム Altium Designer、P-CAD、Protel などのツールのライブラリと設計データをインポートできます。 回路図設計 PADS は、回路図入力と定義を簡単に実行するために、プロジェクトと設計の直感的なナビゲーション、無制限の階層サポート、 高度な設計属性、デザインルール管理そのほかの幅広い機能を備えています。また、レイアウトと配線作業の完全なフォワード/ バックアノテーションに加えて、SI 解析と直接連携する機能をサポートしているため、生産性と効率を高めます。 www.mentorg.co.jp/pads PADS のセントラルデータベースは、オンライン DRC(デザイ ンルールチェック)で使用するすべてのデザインルールと制約 条件を格納しています。マルチレベルの階層構造に従ってさま ざまなルールを取り込む際に、レイアウトを自動的に更新しま す。階層型ルールには、デフォルト、クラス、ネット、グルー プ、ピンペア、レイヤといったルールに加えて、条件付きルール、 部品ルールが含まれています。ハイスピードルールは、差動 ペア、整合長、最大長、最小長ルールを含むほか、DDR ト ポロジ(仮想ピンと関連ネットを含む)をサポートしています。 アナログ解析 PADS の基板レベルのアナログシミュレーション解析と検証は、 回路図環境と緊密に統合されているため、回路図の再入力に よる多大なコストとエラーを回避できます。同じ回路図をシミュ レーションと PCB 設計作業の両方に使用し、開発サイクル全 体を大幅に短縮します。 シグナルインテグリティ(SI)解析 最新の集積回路(IC)ではエッジレートの高速化によって、多 くの弊害が発生しており、SI 解析は今日のハイスピード設計に は不可欠です。オーバーシュートやアンダーシュート、リンギン グ、クロストーク、タイミング問題による信号劣化は、動作周 波数の低い PCB 設計でも起きています。PADS の SI 解析機 能は回路図と完全に統合されており、設計フローの初期段階 からプリレイアウト解析を実行することによって、クリティカル な問題を発見できます。 また、誰でも簡単に利用できる強力な SI 解析機能を備えてい るため、SI エンジニアでなくても配線制約を定義し、配線済 み基板を検証するとともに、設計目標の達成を確認できます。 シミュレーション機能は、DC、周波数、タイムドメイン解析の ほか、モンテカルロ解析やマルチスイープ解析に代表される 統計的アプローチも利用可能です。 波形解析機能は、シンプルなドラッグ & ドロップ操作によって 波形を即座に表示し、マルチカーソルをサポートしています。 波形計算ツールと測定ツールは、設計の検証と評価をスピー ドアップします。複数のシミュレーションを実行して生成した波 形を重ね合わせ、すぐに結果を比較するとともに、タイムドメ イン、デジタル、スミスチャート、ボード線図などさまざまな表 示形式を選択できます。 数千種類の実証済みモデルを利用できるほか、外部ベンダのさ まざまなライブラリへのアクセス、既存の PSpice ライブラリの インポートや変換機能に加えて、一般的な SPICE モデルをド ラッグ &ドロップして自動的にシンボルを生成する機能もサポー トしています。 PADS の SI 解析 : 配線制約の定義や配線後の PCB 検証によって設計 目標を達成 熱解析 PADS は、設計の初期段階から基板の熱解析を実行できるユ ニークな機能を備えています。部品配置後に、一部配線、ま たは完全に配線が済んだ PCB 設計について、基板レベルの 熱問題を解析できます。熱分布、温度勾配、等温マップに基 づいて、基板や部品のオーバーヒート問題を設計の早い段階 で解消できます。 PADS の熱解析は、熱伝導、熱対流、熱ふく射などの放熱効 果を考慮に入れながら、設計の「ホットスポット」となりそうな 場所を特定し、適切な対策を施します。 PADS の PCB 設計フローに統合された包括的なアナログシミュレーション 環境 : PCB レイアウト作業をシームレスに進めながら、基本的な解析に加 え複雑な解析のあらゆるシミュレーションを簡単に準備 www.mentorg.co.jp/pads PCB レイアウト PADS の高度なレイアウトおよび配線機能は、設計時間を大 幅に短縮します。 高度なデザインルール、リアルタイム DRC 機能、双方向クロ スプローブ機能を組み合わせることによって、基板が設計仕様 に準拠しているかどうかを作業中に確認できます。このため、 プロトタイプ作成後や製造後などに多額のコストをかけて修正 作業を行う必要はありません。 分割プレーンと混合プレーンを簡単に作成および修正し、ニー ズに応じた放熱経路をすぐに確立できます。 RF 設計に関しては、コプレーナウェーブガイドを瞬時に作成 できるビアスティッチング機能や、ユーザ指定のルールに基づ いて特定個所にビアを大量に作成する機能などを備えていま す。複雑な RF 形状とコーナーの面取りデータのインポートも サポートしています。 配置配線済みの複雑な回路を複数のチャネル設計内で繰り返し 使用したり、既存回路をコピーして新しい設計に使ったりする、 物理設計の再利用によって時間を大幅に短縮します。 このほかにも、自動寸法線、基板エディタ/部品ライブラリエディ タへの DXF ファイルの直接インポート、高度な製造性検証ツール、 実装バリアント機能、3D ビューアをサポートしています。 オプションとして、ベアダイ設計用の高度なパッケージングユー ティリティ、テストカバレッジの監査、サードパーティ製 CAD/ CAM ツールへの IDF リンク、MCAD とのコラボレーションな どの機能を備えています。 も量を重視している場合、製造をスピードアップするために加 えた変更は、設計チームにフィードバックされない可能性があ るからです。 設計チームが検証する領域を拡大することは重要であり、レジ ストスライバ、ソルダーマスクによる銅はくの予想外の露出、 テストポイント間の不充分な間隔といった問題などをレイアウ ト作業段階で発見し解決しておくことができます。製造工程に 入る前に、PCB レイアウトが製造と実装に適しているかどうか を検証することによって、コスト削減と Time-to-market 短縮を 両立できます。 PADS の DFMA 機能は、100 種類以上の非常にポピュラー な製造解析と実装解析をサポートしており、製造遅延の原因と なる問題を簡単に特定できます。 配線 PADS の卓越した配線機能は、最もシンプルな設計から極端 に複雑な設計まで幅広く対応し、特にハイスピード設計および 高密度設計の場合に、高度な対話型配線と自動配線の機能が 大きな威力を発揮します。 あらゆる配線作業を包括的に制御するとともに、直角、斜め 45 度、任意角度から配線角度を選択できます。 高度なデザインルールをサポートしているため、トレース長の 要件を遵守しながら、差動ペアを簡単に配線可能です。また、 グラフィック表示の直感的なモニタリングツールによって、リア ルタイムにフィードバックを目視確認できます。 実証済みの配線アルゴリズムを使って、部品、レイヤ、ネット、 ビアなどのオブジェクトやオブジェクトグループに、高度なデザ インルールと制約条件を適用できます。 自動配線機能はファンアウトのほか、個々の部品や部品グルー プを配線する作業に最適です。 クリティカルネットの配線完了後、製造工程に基板を受け渡す 前のポストレイアウト検証によって SI とタイミングを考慮し、 設計基準を満たしているかどうか確認できます。 PADS は導入、習得、操作が簡単 : パワーユーザにも使用頻度の少ない ユーザにも最適 DFMA: DFM(製造を考慮した設計)解析 PADS フロー内で DFM(製造を考慮した設計)解析を実行す ると、製造問題を最小限に抑え、設計の手戻り回数を削減す るため、リリースまでのスケジュールを短縮できます。 設計の製造準備が適切に完了したかどうかを確認する作業は、 製品にとって決定的な重要性を持っています。PCB 製造チー ムと設計チームの業務目標は異なっており、製造側で品質より PADS の高度な対話型配線と自動配線 : ハイスピード設計のすべての デザインルールを一貫して遵守 DFT(テスト容易化設計) PADS は、通常の配線作業の一環として自動的にテストポイ ントを挿入し、最適なテストポイント配置を実現します。また、 部品パッド入力ルールや表面実装デバイスのパッド下部ビア配 置ルールを設定し、ポストルート監査と設計検証によってルー ルが守られたかどうかを確認できます。 FPGA と PCB の設計をより簡素化し自動化 DFT 監査ツール : 高額な設計手戻りを削減し、製造段階に入る前にテスト 容易性を確認 FPGA 設計 HDL レベルの設計定義において SystemC、SystemVerilog、 VHDL の記述が利用可能で、PADS と FPGA ツールを緊密に 統合することができます。SystemVerilog に接続すると、検証と デバッグの統合環境で高度な合成機能を利用できるほか、配置 配線ツールとの連携を完全にサポートします。 複雑でピン数の多い FPGA 設計は通常、チームで行われま す。FPGA、回路図、PCB を設計するチームが PADS を使っ て共同作業することによって、FPGA への I/O 割り当てを最適 化するなどの、基板レベルの問題を解決できます。超多ピン FPGA デバイスのシンボルを自動生成することもできます。 カスタマイズ可能なユーザインタフェース PADS のメニュー項目、ツールバー、ホットキーはいつでも 簡単にカスタマイズ可能となっており、ユーザのあらゆるニー ズに対応します。ドラッグ & ドロップするだけで、新しいア イコンを新規あるいは既存のツールバー上に追加できます。 ユーザインタフェースのカスタマイズ内容は、ワークスペースと して保存可能となっており、複数の設計者で同じコンピュータ を共有する際、カスタマイズした画面レイアウト設定を簡単に 保存したり呼び出したりできます。Visual Basic または C++ を 使ってマクロアプリケーションをカスタム開発する環境もサポー トしています。 製品構成 PADS ES Suite の構成は現行の課題だけでなく将来的なニーズ にもスケーラブルに対応でき、ハイスピード配線からシミュレー ションと解析に至るソリューションです。個別のニーズに合わせ て、システム構成やオプションも追加できます。 メンター・グラフィックスを選ぶメリット 新しい PCB 設計ソリューションの導入を検討している企業は、 単に新しい設計ツールだけでなく、ビジネス目標の達成を支援 してくれるパートナーを求めています。 PADS フローのために開発されたパワフルで使いやすい各 種機能は、圧倒的な技術力により最新 PCB 設計の極めて困 難な課題にも対処でき、そのため PADS は世界で最もポピュ ラーなデスクトップ PCB 設計ソリューションとなっています。 メンター・グラフィックスは優秀な EDA(Electronic Design Automation)カスタマサポートを行う企業に贈られる「Star Award」を業界で唯一、過去 5 回にわたって受賞しています。 詳しい製品情報は、www.mentorg.co.jp/pads をご覧ください。 Copyright © 2014 Mentor Graphics Corporation. All rights reserved. Mentor Graphics は Mentor Graphics Corporation の登録商標です。その他記載されている製品名および会社名は各社の商標または登録商標です。製品の仕様は予告なく変更 されることがありますのでご了承ください。 本 社 大阪支店 名古屋支店 URL 〒140-0001 東京都品川区北品川 4 丁目 7 番 35 号 御殿山トラストタワー 電話(03)5488-3030(営業代表) 〒532-0004 大阪府大阪市淀川区西宮原 2 丁目 1 番 3 号 SORA 新大阪 21 電話(06)6399-9521 〒460-0008 愛知県名古屋市中区栄 4 丁目 2 番 29 号 名古屋広小路プレイス 電話(052)249-2101 http://www.mentorg.co.jp 14/12-R1-PDF-TI
© Copyright 2024 ExpyDoc