LV5710GP - ON Semiconductor

注文コード No. N A 1 8 9 9 A
データシート No.NA1899 をさしかえてください。
LV5710GP
Bi-CMOS LSI
カメラセンサ用
チャージポンプ電源
http://onsemi.jp
概要
LV5710GPは、カメラセンサ用チャージポンプ電源である。
特長
・5V入力をチャージポンプにより+3倍昇圧し所定の電圧に
レギュレートする。
・出力電圧は外付け抵抗にて可変可能。
・ソフトスタート機能内蔵。チャージポンプ起動時の
突入電流を削減する。
・タイマーラッチ方式の短絡保護機能内蔵。
VCT20 3x3, 0.5P
絶対最大定格/Ta=25℃
項目
記号
最大電源電圧
VDD max
許容消費電力
Pd max
動作周囲温度
保存周囲温度
条件
定格値
unit
6.0
V
0.55
W
Topr
-20~+80
℃
Tstg
-40~+125
℃
指定基板付き※
※ 指定基板:114.3mm×76.1mm×1.6mm,ガラスエポキシ基板
最大定格を超えるストレスは、デバイスにダメージを与える危険性があります。これらの定格値を超えた場合は、デバイスの機能性を損ない、ダメージが
生じたり、信頼性に影響を及ぼす危険性があります。
許容動作範囲/Ta=25℃
項目
記号
電源電圧
VDD
入力「H」電圧
VINH
入力「L」電圧
VINL
条件
min
typ
max
unit
4.5
5.5
V
EN端子
1.5
VDD
V
EN端子
-0.1
0.4
V
推奨動作範囲を超えるストレスでは推奨動作機能を得られません。推奨動作範囲を超えるストレスの印加は、デバイスの信頼性に影響を与える危険性があります。
ORDERING INFORMATION
See detailed ordering and shipping information on page 7 of this data sheet.
Semiconductor Components Industries, LLC, 2014
August, 2014
80614HK/D0810SY 20101125-S00002 No.A1899-1/7
LV5710GP
電気的特性/Ta=25℃,VDD=5V,IOUT=30mA,S0=L,S1=L,ただし特記項目が無い場合
項目
回路消費電流
記号
条件
min
typ
IDD1
EN=L
IDD2
EN=H 無負荷
出力負荷電流
IO ave
VOUT=12V 設定時
基準電圧
VREF
VDD=4.5~5.5V
1.285
Ta=-20℃~+80℃ 設計保証
1.279
max
1
A
18
mA
30
mA
1.325
V
1.331
V
0
50
mV
18
33
ms
12
OFF時出力電圧
VOFF
容量放電後
-50
保護回路マスク時間
Tmask
短絡検出からIC停止までのマスク時
unit
1.305
間
短絡保護電流
Ilim
35
50
65
mA
短絡保護電圧
Vlim
82.5
87.5
92.5
%
SS終了時間
TSSEND
10
ms
30
40
mV
40
50
A
1
A
EN=HからレギュレータのSS終了まで
Ta=-20℃~+80℃ 設計保証
ROロード
RO
負荷1mA→30mA
Iin
EN端子
レギュレーション
入力端子電流
30
S0,S1端子
電力効率
Peff
CP+レギュレータ
突入電流
Irush
無負荷
発振周波数
f clk
70
1.4
1.8
%
300
mA
2.3
MHz
製品パラメータは、特別な記述が無い限り、記載されたテスト条件に対する電気的特性で示しています。異なる条件下で製品動作を行った時には、電気的特性で
示している特性を得られない場合があります。
Pd max - Ta
0.8
0.6
0.55
0.4
0.25
0.2
0
—20
0
20
40
60
80
100
No.A1899-2/6
LV5710GP
外形図
unit : mm
VCT20 3x3, 0.5P
CASE 601AB
ISSUE A
SOLDERING FOOTPRINT*
2.70
(Unit: mm)
GENERIC MARKING DIAGRAM*
XXXXXX
YDD
2.70
XXXXXX
YMDDD
XXXXX = Specific Device Code
Y = Year
M = Month
DDD = Additional Traceability Data
XXXXX = Specific Device Code
Y = Year
DD = Additional Traceability Data
*This information is generic. Please refer to
device data sheet for actual part marking.
0.70
0.20
0.30
0.50
NOTE: The measurements are not to guarantee but for reference only.
*For additional information on our Pb- Free strategy and soldering
details, please download the ON Semiconductor Soldering and
Mounting Techniques Reference Manual, SOLDERRM/D.
No.A1899-3/7
LV5710GP
NC
RO
FB
EN
SVDD
20
19
18
17
16
ピン配置図
S1
CPO
1
15
NC
2
14
TEST
C2P
3
13
S0
NC
4
12
C1P
5
11
6
7
8
9
10
PVDD
NC
C2M
C1M
PGND
LV5710GP
SGND
NC
Top view
端子機能
端子No.
端子名
1
CPO
機能
2
NC
3
C2P
4
NC
5
C1P
昇圧用コンデンサ接続端子(電荷転送側)
6
PVDD
パワー系VDD端子
7
NC
8
C2M
昇圧用コンデンサ接続端子(ドライバ側)
9
C1M
昇圧用コンデンサ接続端子(ドライバ側)
10
PGND
チャージポンプ用パワーGND端子
11
NC
12
SGND
13
S0
14
TEST
15
S1
16
SVDD
17
EN
システムイネーブル端子(Hi active)
18
FB
レギュレータFB端子
19
RO
レギュレータ出力端子
20
NC
昇圧電圧出力(6VDDor 5VDD)
昇圧用コンデンサ接続端子(電荷転送側)
小信号系GND端子
チャージポンプ周波数切り替え用端子
テスト用端子(オープン or GNDショート)
チャージポンプ周波数切り替え用端子
小信号系VDD端子
No.A1899-4/7
LV5710GP
ブロック図
RO
PVDD
-
+
FB
PGND
vref
CPO
SVDD
bandgap
voltage
reference
Timing
Step-Up
Circuit
Control
C2P
SGND
S0
2bit MUX
S1
Divider
EN
2MHz
OSC
C1P
C1M
C2M
active
Sequence Control Block
等価回路図
PVDD
M1
M2
M3
C1P
+
-
+3VIN
CPO
C2P
VIN
+
-
2VIN
Vref
3VIN
+
VOUT
RO
C1M
CLK
FB
C2M
No.A1899-5/7
LV5710GP
出力電圧設定方法
IC内蔵LDOの出力電圧は、以下の式により設定できる。
VH =
R1+R2
R2
 VREF
例えば、出力電圧を12Vにしたい場合R1=1070k/R2=130kのように抵抗値を設定します。
CPO
RO
R1
VREF = 1.3V
FB
R2
短絡保護動作について
RO出力端子には短絡保護機能が内蔵されている。
過電流検出回路は出力電流が50mA(typ)以上流れたとき、もしくは出力電圧が87.5%(typ)以下にな
ったときに検出信号を出力する。この検出信号が連続して18ms(typ)以上出力されたときにICは過
電流と判断し出力を停止する。停止状態からの復帰はEN端子をLにした後、再度EN端子をHにするこ
と。
CPO
RO
FB
+
0.875
× VREF
+
VREF
過電流検出回路の等価回路図
周波数選択について
S0,S1の論理により、チャージポンプ動作周波数を変更できる。
軽負荷の場合には、動作周波数を下げることで無効電力を削減できる。
S0
S1
CP 動作周波数
L
L
1MHz
H
L
500kHz
L
H
250kHz
H
H
125kHz
No.A1899-6/7
LV5710GP
起動シーケンス
VDD
EN
S0
S1
EN端子とVDDについて
起動時はシーケンス動作を行うが内部回路がリセットされていない場合、起動しない。
内部回路をリセットするためにはVDDが4.5V以上になるまでEN端子をLにしておく必要がある。
そのためVDDとEN端子を短絡しての動作はできないので注意すること。
ORDERING INFORMATION
Device
LV5710GP-TE-L-H
Package
VCT20 3x3, 0.5P
(Pb-Free / Halogen Free)
Shipping (Qty / Packing)
2000 / Tape & Reel
ON Semiconductor and the ON logo are registered trademarks of Semiconductor Components Industries, LLC (SCILLC) or its subsidiaries in the United States
and/or other countries. SCILLC owns the rights to a number of patents, trademarks, copyrights, trade secrets, and other intellectual property. A listing of
SCILLC’s product/patent coverage may be accessed at www.onsemi.com/site/pdf/Patent-Marking.pdf . SCILLC reserves the right to make changes without
further notice to any products herein. SCILLC makes no warranty, representation or guarantee regarding the suitability of its products for any particular purpose,
nor does SCILLC assume any liability arising out of the application or use of any product or circuit, and specifically disclaims any and all liability, including
without limitation special, consequential or incidental damages. “Typical” parameters which may be provided in SCILLC data sheets and/or specifications can
and do vary in different applications and actual performance may vary over time. All operating parameters, including “Typicals” must be validated for each
customer application by customer’s technical experts. SCILLC does not convey any license under its patent rights nor the rights of others. SCILLC products are
not designed, intended, or authorized for use as components in systems intended for surgical implant into the body, or other applications intended to support or
sustain life, or for any other application in which the failure of the SCILLC product could create a situation where personal injury or death may occur. Should
Buyer purchase or use SCILLC products for any such unintended or unauthorized application, Buyer shall indemnify and hold SCILLC and its officers,
employees, subsidiaries, affiliates, and distributors harmless against all claims, costs, damages, and expenses, and reasonable attorney fees arising out of,
directly or indirectly, any claim of personal injury or death associated with such unintended or unauthorized use, even if such claim alleges that SCILLC was
negligent regarding the design or manufacture of the part. SCILLC is an Equal Opportunity/Affirmative Action Employer. This literature is subject to all
applicable copyright laws and is not for resale in any manner.
(参考訳)
ON Semiconductor及びONのロゴは、Semiconductor Components Industries, LLC (SCILLC) 若しくはその子会社の米国及び/または他の国における登録商標です。SCILLCは特許、商
標、著作権、トレードシークレット(営業秘密)と他の知的所有権に対する権利を保有します。SCILLCの製品/特許の適用対象リストについては、以下のリンクからご覧い
ただけます。www.onsemi.com/site/pdf/Patent-Marking.pdf. SCILLCは通告なしで、本書記載の製品の変更を行うことがあります。SCILLCは、いかなる特定の目 的
での製品の適合性について保証しておらず、また、お客様の製品において回路の応用や使用から生じた責任、特に、直接的、間接的、偶発的な損害に対して、いかなる
責任も負うことはできません。SCILLCデータシートや仕様書に示される可能性のある「標準的」パラメータは、アプリケーションによっては異なることもあり、
実際の性能も時間の経過により変化する可能性があります。「標準的」パラメータを含むすべての動作パラメータは、ご使用になるアプリケーションに応じて、お客様
の専門技術者において十分検証されるようお願い致します。SCILLCは、その特許権やその他の権利の下、いかなるライセンスも許諾しません。SCILLC製品は、人体への
外科的移植を目的とするシステムへの使用、生命維持を目的としたアプリケーション、また、SCILLC製品の不具合による死傷等の事故が起こり得るようなアプ
リケーションなどへの使用を意図した設計はされておらず、また、これらを使用対象としておりません。お客様が、このような意図されたものではない、許可されてい
ないアプリケーション用にSCILLC製品を購入または使用した場合、たとえ、SCILLCがその部品の設計または製造に関して過失があったと主張されたとしても、そのよう
な意図せぬ使用、また未許可の使用に関連した死傷等から、直接、又は間接的に生じるすべてのクレーム、費用、損害、経費、および弁護士料などを、お客様の責任に
おいて補償をお願いいたします。また、SCILLCとその役員、従業員、子会社、関連会社、代理店に対して、いかなる損害も与えないものとします。
SCILLCは雇用機会均等/差別撤廃雇用主です。この資料は適用されるあらゆる著作権法の対象となっており、いかなる方法によっても再販することはできません。
PS No.A1899-7/7