´ UNIVERSIDAD DE SAN CARLOS DE GUATEMALA, MIERCOLES 04 DE MARZO DE 2015. 1 Investigaci´on 2 ˜ de circuitos combinacionales Diseno ´ LABORATORIO DE ELECTRONICA Electr´onica 3 Primer Semestre 2015 Auxiliar: Bryan E. Franco I. O BJETIVOS 1. Mediante compuertas l´ogicas dise˜nar un circuito combinacional decodificador de BCD a siete segmentos. 2. Aplicar los conceptos obtenidos para la efectiva realizaci´on de la pr´actica 3. II. F ORMA DE ENTREGA 1. La investigaci´on se deber´a presentar a mano. 2. Se deber´a adjuntar a la hoja de calificaci´on el d´ıa de la pr´actica. 3. No se reciben investigaciones tarde. No habr´a reposici´on. III. D ESARROLLO Para obtener un contador as´ıncrono de 4 bits, se deben usar 4 Flip-Flops J-K flanco de bajada. Imagen 1. Contador as´ıncrono ascendente de 0 a 9 y reseteado en 10. Analizando los valores Q0 , Q1 , Q2 y Q3 en cada periodo de reloj, se nota que las salidas Q0 , Q1 , Q2 y Q3 forman estados que se pueden representar en una tabla de verdad, como la siguiente. 1. De la tabla de verdad anterior, deduzca el n´umero requerido de salidas para dise˜nar un decodificador BCD a siete segmentos y asigne un s´ımbolo a cada una. 2. Deduzca la tabla de verdad que define la relaci´on requerida entre las entradas y las salidas. 3. Obtenga las funciones booleanas simplificadas para cada salida en funci´on de las variables de entrada. 4. Dibuje el diagrama l´ogico y verifique que el dise˜no sea correcto. IV. A NEXO Im´agen 3. Display num´erico digital de 7 segmentos Im´agen 4. Salidas posibles del display de 7 segmentos
© Copyright 2024 ExpyDoc