ご購入に際しての注意事項

TB-FMCH-DP3
ご購入に際してのご注意
TB-FMCH-DP3
ご購入に際してのご注意
Rev.1.00
Rev.1.00
1
TB-FMCH-DP3
ご購入に際してのご注意
変更履歴
版数
日付
Rev.1.00
2015/10/29
Rev.1.00
内容
初版
担当者
上田
2
TB-FMCH-DP3
ご購入に際してのご注意
目 次
1.
2.
概要と関連書類....................................................................................................................................................................... 4
ハードウェアに関するご注意 ............................................................................................................................................. 4
2.1.
3.
4.
5.
評価環境 .................................................................................................................................................................................... 5
ボードの機能評価状況......................................................................................................................................................... 5
4.1.
Stack した状態での評価につきまして ...................................................................................... 5
4.2.
映像の入出力動作の確認方法..................................................................................................... 5
ボードの性能評価状況......................................................................................................................................................... 5
5.1.
6.
Stack 使用時 ............................................................................................................................... 4
波形及び DisplayPort1.2a コンプライアンス評価...................................................................... 5
リファレンスデザインについて............................................................................................................................................ 6
Rev.1.00
3
TB-FMCH-DP3
ご購入に際してのご注意
1. 概要と関連書類
本書は、TB-FMCH-DP3 のご購入に際し、使用方法や制約条件等の注意事項を記載したドキュメント
です。
また、TB-FMCH-DP3 のハードユーザマニュアルは弊社の以下のサイトよりダウンロードが可能です。
http://solutions.inrevium.com/jp/catalog/index.html (日本語サイト)
http://solutions.inrevium.com/products/fmc/hpc/index.html (英語サイト)
2. ハードウェアに関するご注意
2.1.
Stack 使用時
Stack 基板(上段側)からのクロック供給について
本基板を Stack してご使用される場合、Stack 基板側の SN65DP159 から出力される CDR クロック
および、LMK04906 から出力されるクロックは結線が無い為、使用する事ができません。
従いまして、Stack した際、Stack 基板のインターフェースにおきましては、Base 基板のクロックを
ご使用頂く必要が御座います。
## Stack 基板 => Stack した場合の上段基板、Base 基板 => Stack した場合の下段基板
Stack基板
Base基板
図 2-1 Stack 基板と Base 基板の信号接続関係
Rev.1.00
4
TB-FMCH-DP3
ご購入に際してのご注意
3. 評価環境
本ボードの動画は以下の環境で確認がとれております。
■FPGA ベースボード
・Xilinx 製 Kintex 7ード:KC705
■ケーブル
・BizLink DisplayPort ケーブル
■周辺機器
・信号発生器:
TI 社製 DSI86 評価基板
・4K モニタ
ASUS 社製 PB287Q
4. ボードの機能評価状況
4.1.
Stack した状態での評価につきまして
本ボードを 2 枚重ねて接続する Stack 動作については、まだ評価が完了しておりません。
4.2.
映像の入出力動作の確認方法
本ボードの映像出力に関して
本基板より出力された映像信号を UHD@60 の信号を ASUS 社製 PB287Q へ入力して、DPCD
レジスタのエラーカウントの確認、映像が映し出されることを確認しています。
本ボードの映像入力に関して
TI 社製 DSI86 評価基板より出力された映像信号を受信し、DPCD レジスタのエラーカウント確認、
UHD を FullHD x 4 つに分割した映像を HDMI より出力し映像表示されている事を確認しております。
映像のパススルー動作評価は現状 Xilinx 社よりデザインが公開されていない為、弊社では試験して
おりません。
5. ボードの性能評価状況
5.1.
波形及び DisplayPort1.2a コンプライアンス評価
本基板におきましては、VESA 規格のコンプライアンス試験は実施しておりません。
Rev.1.00
5
TB-FMCH-DP3
ご購入に際してのご注意
6. リファレンスデザインについて
Xilinx 社 DisplayPort IP コアのページより、リファレンスデザインのダウンロードが可能となって
おります。
Xilinx 社 DisplayPort IP コア紹介 Web ページ
http://japan.xilinx.com/products/intellectual-property/ef-di-displayport.html
(2015 年 10 月 29 日現在)
以上
Rev.1.00
6
TB-FMCH-DP3
ご購入に際してのご注意
インレビアムカンパニー
http://solutions.inrevium.com/jp/
本社:〒221-0056 神奈川県横浜市神奈川区金港町1番地4 横浜イーストスクエア
TEL:045-443-4031 FAX:045-443-4063
お問い合わせ先: http://solutions.inrevium.com/jp/contact/
Rev.1.00
7