公益財団法人九州先端科学技術研究所 Institute of Systems, Information Technologies and Nanotechnologies (ISIT) システムアーキテクチャ研究室 (次世代スーパーコンピュータ開発支援室) 研究員 柴村 英智 研究概要 スーパーコンピュータ(並列計算機)では、数万から数百万個のCPUコアを同時に動作させる並列処理によって大 量の計算を行っています。この並列処理では、CPU間でデータのやりとりを行うためのメッセージ通信が頻繁に発生 します。そこで、スーパーコンピュータには、メッセージ通信を円滑に行うために複数のCPUから成る計算ノードを相 互に接続する、インターコネクト(相互結合網)と呼ぶ専用ネットワークが搭載されています。このネットワークは用途 に応じて様々な形態があり、一般の道路と同じように時として深刻な渋滞(通信混雑)が発生します。 私の研究は、 この通信混雑を「パケットペーシング」と呼ぶ技術によって解消し、円滑な通信を実現すること目的としています。現 在は、大規模インターコネクトでのパケットペーシングの効果を明らかにするために、ノード数を数万台とした場合や、 様々な並列プログラムでのシミュレーションを行っています。また、今後は、パケットペーシングを自動的に最適化す る、自動パケットペーシング技術の開発を進める予定です。 研究キーワード スーパーコンピュータ、HPC、クラウド リコンフィギャラブルシステム、FPGA シミュレーション コンサルティング対応可能技術分野 スーパーコンピュータ、HPC クラウド、ネットワーク、シミュレーション 連絡先 E-mail: [email protected] 電話: 092-852-3450 URI: http://www.isit.or.jp/lab1/member/shibamura-hidetomo/
© Copyright 2024 ExpyDoc