juil-14 Descriptif de formation Zynq™ All Programmable SoC : Architecture Système Ref : 004901A Durée : 2 jours OBJECTIFS • • PARTENAIRES Cette formation offre aux architectes systèmes les connaissances nécessaires pour efficacement définir un System On Chip à base de Zynq. Il présente les caractéristiques et les avantages de l'architecture Zynq pour prendre des décisions sur l'architecture d'un projet Zynq : • Architecture du PS (Processing System) à base d’un processeur ARM ® Cortex ™-A9 et l'intégration de la logique programmable (PL). • Composants individuels qui composent le PS : périphériques IOs, Timers, Cache, DMA, interruption et contrôleurs mémoire. • L'accent sera mis sur l'accès et l'utilisation efficace du contrôleur DDR depuis la logique programmée. FORMATIONS CONNEXES • • • • • Zynq™ All Programmable SoC : Conception Matérielle (004902A) et Logicielle (004904A) de systèmes embarqués Zynq™ All Programmable SoC : Conception Matérielles (004903A) et Logicielles (004905A) Avancées de systèmes embarqués Conception Logicielle de systèmes embarqués avec Xilinx™ Petalinux SDK (004864A) Langage C pour les applications temps réel et embarquées (002603A) LINUX - Programmation noyau, Device drivers, BSP (003154A) • Cette formation est approuvée par XILINX PRE-REQUIS • • • • Expérience en conception d'architecture de systèmes numériques Compréhension de base des architectures microprocesseur Compréhension de base de la programmation en C Connaissances de base de la modélisation HDL MATERIEL DE FORMATION Configuration logicielle : • Xilinx Vivado™ Logic Edition 2014.1 Configuration matérielle recommandée : • • • • • Ordinateur récent (i5 ou i7) Windows XP ou 7 Minimum 4Go de mémoire vive Résolution d’affichage : au moins 1024 x 768 Pour les formations sur site, prévoir un vidéo projecteur Contact Tel : 05 62 13 52 32 Fax : 05 61 06 72 60 [email protected] Le contenu peut être adapté sur site Prochaines sessions, voir ici : http://www.mvd-training.com/fr/schedule.html PROGRAMME er 1 jour • • • • • Présentation de l'architecture Zynq AP A l’intérieur de l’APU (Application Processor Unit) • Exercice : Construction d’un SoC à base de Zynq AP Périphériques d’entrée/sortie du processeur Introduction à l’AXI Interfaces AXI PS/PL • Exercice : Intégration d’une logique programmable dans un système à base de Zynq AP • Démarrage d’un Zynq AP nd 2 jour • • Ressources mémoires du Zynq AP Atteindre les objectifs de performance • Exercice : utilisation du DMA Conception matérielle d’un Zynq AP Conception logicielle d’un Zynq AP Debug d’un Zynq AP • Exercice • • • DOCUMENTATION Training manuals will be given to attendees as an e-book (Vital-Source Bookshelf). MVD Training - 106 avenue des guis - 31830 Plaisance du Touch - France Tel : +33 (0) 5 62 13 52 32 - Fax : +33 (0) 5 61 06 72 60 - http://www.mvd-training.com SIRET : 510 766 066 00029 - Identifiant TVA : FR 74510766066 - NAF : 8559A Déclaration d’activité enregistrée sous le n° 73 3105366 31 auprès du Préfet de région de Midi-Pyrénées
© Copyright 2024 ExpyDoc