標準ロジック応用回路3

D009.M系列生成回路(未実験)
(1)8ビット[255周期] x8+x6+x5+x4+1
VDD
VDD
1
2
3
4
5
6
7
U?
TC74HC164AP
14
A
VDD
13
B
QH
12
QA
QG
11
QB
QF
10
QC
QE
9
QD
CLR
8
GND
CK
U?
TC74HC86AP
1
2
3
4
5
6
7
RESET
CLK
VDD
GND
(2)9ビット[511周期] ITU準拠 x9+x5+1
14
13
12
11
10
9
8
VDD
(3)11ビット[2047周期] ITU準拠 x11+x9+1
VDD
1
2
3
4
5
6
7
U?
TC74HC164AP
14
A
VDD
13
B
QH
12
QA
QG
11
QB
QF
10
QC
QE
9
QD
CLR
8
GND
CK
VDD
U?
TC74HC86AP
1
2
3
4
5
6
7
GND
14
VDD
13
12
11
10
9
8
1
2
3
4
5
6
7
U?
TC74HC164AP
14
A
VDD
13
B
QH
12
QA
QG
11
QB
QF
10
QC
QE
9
QD
CLR
8
GND
CK
VDD
1
2
3
4
5
6
7
U?
TC74HC164AP
14
A
VDD
13
B
QH
12
QA
QG
11
QB
QF
10
QC
QE
9
QD
CLR
8
GND
CK
1
2
3
4
5
6
7
RESET
CLK
VDD
U?
TC74HC164AP
14
A
VDD
13
B
QH
12
QA
QG
11
QB
QF
10
QC
QE
9
QD
CLR
8
GND
CK
1
2
3
4
5
6
7
GND
14
13
12
11
10
9
8
RESET
CLK
VDD
VDD
U?
TC74HC86AP
1
2
3
4
5
6
7
VDD
GND
14
13
12
11
10
9
8
1
2
3
4
5
6
7
U?
TC74HC164AP
14
A
VDD
13
B
QH
12
QA
QG
11
QB
QF
10
QC
QE
9
QD
CLR
8
GND
CK
VDD
U?
TC74HC164AP
14
A
VDD
13
B
QH
12
QA
QG
11
QB
QF
10
QC
QE
9
QD
CLR
8
GND
CK
VDD
(5)16ビット[65535周期] x16+x14+x13+x11+1
VDD
U?
TC74HC164AP
14
A
VDD
13
B
QH
12
QA
QG
11
QB
QF
10
QC
QE
9
QD
CLR
8
GND
CK
U?
TC74HC86AP
1
2
3
4
5
6
7
VDD
(4)15ビット[32767周期] ITU準拠 x15+x14+1
1
2
3
4
5
6
7
VDD
U?
TC74HC86AP
1
2
3
4
5
6
7
VDD
GND
14
13
12
11
10
9
8
VDD
1
2
3
4
5
6
7
RESET
CLK
U?
TC74HC164AP
14
A
VDD
13
B
QH
12
QA
QG
11
QB
QF
10
QC
QE
9
QD
CLR
8
GND
CK
RESET
CLK
TITLE
DRAWING_No.
標準ロジック応用回路3
SHEET
1
DATE
1
2014.03.30
DESIGN
てきーらサンドム