Slide 1

電子書籍+回路解析シミュレータ(PSpice or LTspice)
で回路設計をサポート
要求が高い回路方式から順次展開
実務の回路設計に直ぐに活用できる。
回路学習の学習教材にも最適です。
英語版からスタート
2012年11月12日
株式会社ビー・テクノロジー
http://www.beetech.info/
堀米 毅
Copyright (C) Bee Technologies Inc.2012
1
デザインキット(日本語、英語版)
電源回路、コンバータ、インバータのデザインのテンプレートをご提供する
25回路方式
解説書
スタンダード版(1,000円+Tax)
LTspice
プロフェッショナル版(10,000円+Tax)
PSpice
回路解析シミュレータ
PSpice
LTspice
+
Kindle Version
OR
PDF Version
Copyright (C) Bee Technologies Inc.2012
2
ご提供予定の回路方式
降圧チョッパ
昇圧チョッパ
昇降圧チョッパ
フォワード
フライバック
フルブリッジ
ハーフブリッジ
プッシュプル
CUK
SEPIC
ZETA
電流モード
絶縁CUK
力率改善
電圧共振
マルチフェーズ
電流共振
電流型
共振
三相フルブリッジインバータ
E級共振
複共振
アクティブクランプ
位相シフト
同期整流
Copyright (C) Bee Technologies Inc.2012
3
イメージ
降圧チョッパ回路方式(スタンダード版)
R2
L1
1
1m
R1
C1
10
U1
2SK3682
2n
L2
2
1
2
0.01uH
Vo
100uH
R3
12Vdc
V1
V2
S
R4
R5
22
10k
10
C2
U2
40CPQ050
2n
Implementation = V_sig
R6
1m
R7
2
I
0.5
L3
10nH
C3
1000u
1
R8
1m
0
Copyright (C) Bee Technologies Inc.2012
4
イメージ
降圧チョッパ回路方式(スタンダード版)
Copyright (C) Bee Technologies Inc.2012
5
イメージ
降圧チョッパ回路方式(プロフェッショナル版)
R1
C1
10
2n
BUCK CONVERTER
L1
L2
0.01uH
S
1
U1
2SK3682
R4
Vo
100uH
R5
R3
GATE
22
V1
10k
10
R6
C2
SOURCE
12Vdc
2
2n
U2
40CPQ050
1m
A
1m
D
2
K
1
G
R2
R7
2
0.5
L3
10nH
1
C3
1000u
R8
1m
0
CONTROL
GATE
SIG_G
Vin+
SOURCE
SIG_S
Vin-
Vo
Implementation = CONTROL2
制御方式を選択
CONTROL1
CONTROL2
0
プロフェッショナル版では、制御回路も含まれます。
実践的な内容です。
Copyright (C) Bee Technologies Inc.2012
6
イメージ
降圧チョッパ回路方式(プロフェッショナル版)
CONTROL1
Error Amplifier
D1
D2
C1
100p
Soft Start
D3
Dbreak
C3
R1
C2
1k
0.68u
R2
1000
R3
470k
1u
0 IC = 5
Detecting Output Voltage
E1
Vin+
Vin-
IN+ OUT+
IN- OUTEVALUE
VEE
R4
4
2
OUT
3
1.8Vdc
VREF1
IN+ OUT+
IN- OUTETABLE
V(%IN+,%IN-)
V+
VCC
V2
TABLE = (0,0) (1m,15)
SIG_G
SIG_S
VCAREER1
(0, 0)(49.99u,5)(50u,0)
0
-15Vdc
0
E2
1
0
VEE
V1
15Vdc
+ 8
Comparator
V- U1A
1k
0
1.8/5*V(%IN+, %IN-)
VCC
-
0
Copyright (C) Bee Technologies Inc.2012
7
イメージ
降圧チョッパ回路方式(プロフェッショナル版)
Error Amplifier
CONTROL2
D1
D2
C1
100p
Soft Start
D3
R1
C2
R2
1k
Dbreak
C3
0.68u
1000
R3
470k
1u
0 IC = 5
AMP
Detecting Output Voltage
Vin+
Vin-
E1
R4
IN+ OUT+
IN- OUTEVALUE
1k
Comparator
E2
INV
OUT
0
IN+ OUT+
IN- OUTR5
EVALUE
limit(V(%IN+, %IN-)*1e9,0,15)
1k
NON_INV
1.8/5*V(%IN+, %IN-)
VREF1
1.8Vdc
SIG_G
SIG_S
0
VCAREER1
(0, 0)(49.99u,5)(50u,0)
0
INV
NON_INV
1
2
(-V(%IN1)
+V(%IN2) )*1e1*2 3
R1
V(%IN)*1e-3
10k
D1
-12Vdc
R3
10meg
V(%IN)
OUT
C1
0
0
R2
D2
V2
12Vdc
V1
V(%IN)
0
0
D3
D4
V4
16Vdc
1n
V3
-16Vdc
0
0
0
Copyright (C) Bee Technologies Inc.2012
100k
-12Vdc
D5
V5
12Vdc
0
D6
R4
1k
V6
0
0
8