Ingénieur Industrialisation et Test de produits électroniques

Jean-Louis Pipaud
16 rue des Bouleaux
44470 Thouaré s/Loire

Ingénieur Industrialisation et Test
de produits électroniques
02 40 77 37 81
06 28 25 85 74
 [email protected]
46 ans, marié, 2 enfants
Expérience professionnelle
2003 – 2009 Chef de Projets Industrialisation et ingénieur Test Produit – ATMEL (jusqu’en 2006), MHS
Electronics (depuis 2006) à Nantes
 Industrialisation de produits électroniques mixtes analogiques - digitaux.
 Support technique pour le développement de produits finis (applications médicales).
 Gestion de projets, planification, gestion des ressources, management d’équipes
pluridisciplinaires, gestion de la qualité, des coûts, des délais.
 Développement de programmes de tests fonctionnels et paramétriques pour des produits
numériques et analogiques, développement des cartes électroniques associées.
 Transfert de procédés de fabrication (CMOS, bipolaires, haute tension).
1997 – 2003 Ingénieur de Contrôle de Procédés de fabrication CMOS – ATMEL à Nantes
 Contrôle de procédés de fabrication CMOS et suivi du rendement des produits (ASIC).
 Détection des dérives, analyse des non conformités, identification des défaillances.
 Interface technique auprès des clients.
1990 – 1997 Technicien de Développement de Hardwares de Test – MHS semi conducteurs à Nantes
 Conception des cartes électroniques de test et des interfaces mécaniques associées
(cahier des charges), validation, gestion de la maintenance préventive et curative.
 Développement des outillages de contrôle.
1984 – 1990 Technicien de Maintenance – Matra Harris semi conducteurs à Nantes
 Maintenance préventive et curative des équipements de test (testeurs
VLSI/mémoires/microcontrôleurs, manipulateurs de composants, conditionneurs
thermiques, …).
Formations initiales et continues
1996 Ingénieur en informatique industrielle, formation ITII, diplômé de l’Ecole Supérieure
d’Electronique de l’Ouest (ESEO) à Angers.
1983 BTS en électronique, Ecole Technique La Baronnerie à Saint Sylvain d’Anjou (49).
1981 Bac F2 électronique, Ecole Technique de la Salle à Nantes.
Formations professionnelles
Produits analogiques Caractérisation des produits analogiques, Université de Nantes 2005 (12 j.).
Testeurs de Programmation des testeurs Nextest Maverick 2003 (10 j.), Schlumberger Sentry15 1992 (5 j.).
composants
Microélectronique Conception des procédés de fabrication CMOS et bipolaires, à Glasgow 1999 (5j.).
Divers Gestion de projets, méthodologies de résolution de problèmes, plans d'expériences, analyse des
défaillances, caractérisation des dispositifs CMOS, animation de groupes de travail.
Domaines de compétences
Industrialisation Gestion de l’industrialisation de composants ou de sous-ensembles électroniques depuis leur
conception jusqu’à leur qualification, incluant le prototypage, la caractérisation, l’élaboration des
spécifications, la mise en place des équipements de production et des moyens de contrôle.
Gestion de projet Planification des tâches, gestion des ressources, animation d’une équipe pluridisciplinaire,
suivi des coûts de développement, évaluation des coûts de production, quantification des risques.
Suivi de production Mise en place de suivi SPC (définition des limites de contrôle et des spécifications), calcul de
capabilité (Cpk), analyse de distributions, étude des variances, corrélations paramétriques, …
Suivi du rendement produit, gestion des retours clients, analyses de défaillance.
Connaissance produit Connaissance générale des architectures digitales à base de microprocesseurs ou
microcontrôleurs, des dispositifs et composants analogiques (PLL, ampli op, convertisseurs,
…), des RFID 13.56MHz et 134kHz.
Développement de produits électroniques complets : dispositifs pour diagnostic médical (application
en dermatologie).
Testabilité produit Expertise dans le test fonctionnel et paramétrique de composants électroniques ou de puces sur
plaquettes de silicium : développement de programmes de test pour des produits digitaux ou mixtes
analogiques digitaux (RFID, filtres numériques ADSL, EEPROM, FLASH, SRAM, OTP, ASIC, …).
Conception de cartes électroniques embarquant des fonctionnalités de test.
Utilisation d’équipements de mesure, de caractérisation et de bancs de test.
Microélectronique Connaissances des procédés de fabrication CMOS - bipolaires de puces électroniques sur
plaquette de silicium, des étapes critiques, des moyens de contrôle et d’analyse.
Techniques d’analyse de défaillance.
Sous-traitances Elaboration de cahiers des charges pour : la fabrication de cartes électroniques (spécifications,
critères de recette), des analyses de défaillances de puces électroniques (SEM, EMMI, LC), des
mesures ou des tests environnementaux spécifiques (ESD, latchup, sources lumineuses, …).
Qualité Méthodologie de gestion des non conformités (8D), analyse de risques (AMDEC).
Langages informatiques Programmation en C/C++, Visual C++, MFC, Borland C++ Builder, Pascal, VB.
Divers : bases de données (SQL, Access), réseaux TCP/IP.
Ressources humaines Management transverse et encadrement de petites équipes.
Divers Méthodologie de construction des plans d’expériences, tables de Taguchi.
Langues Anglais courant, échanges réguliers (plusieurs fois par semaine) avec des clients, sous-traitants ou
partenaires étrangers (Allemagne, USA, Espagne, Angleterre, Chine, Suisse).